英特爾晶圓代工的技術研究團隊在IEDM 2024展示了領先業界的先進電晶體和封裝技術,滿足未來的AI應用需求
英特爾晶圓代工(Intel Foundry)在 2024 年 IEEE 國際電子元件會議(IEDM)上公佈了新的突破,有助於推動半導體產業邁向下一個十年及更長遠的未來。英特爾晶圓代工展示了有助於改善晶片內互連的新材料,透過使用減材釕(subtractive Ruthenium)提升電晶體容量達 25%1。此外,英特爾晶圓代工使用先進封裝的異質整合解決方案,首次讓吞吐量提高了 100 倍2,實現超快速晶片對晶片組裝。為了進一步推動環繞式閘極(GAA)微縮,英特爾晶圓代工也展示了矽 RibbonFET CMOS 和用於微縮 2D FET 的閘極氧化物模組的工作成果,可提高元件效能。

英特爾晶圓代工資深副總裁暨元件研究部總經理 Sanjay Natarajan 表示:「英特爾晶圓代工持續定義和擘劃半導體產業的發展藍圖,最新突破也彰顯了英特爾致力於開發領先技術的承諾。在美國《晶片法案》(U.S. CHIPS Act.)的支持下,英特爾將持續協助提升全球供應鏈的平衡。」
重要性:隨著半導體產業目標於 2030 年在單晶片容納 1 兆個電晶體,電晶體和互連微縮的突破,搭配未來的先進封裝能力,對於講求能源效率、高效能和更具成本效益的 AI 應用至關重要。
半導體產業需要新的材料,以提升英特爾晶圓代工的 PowerVia 晶片背部供電解決方案,緩解互連密度和持續微縮的壓力,這是延續摩爾定律並推動半導體進入 AI 時代的關鍵。
如何實現:英特爾晶圓代工已經確立了多種途徑,可以解決銅電晶體在未來節點互連微縮的預期限制,提升現有組裝技術,並繼續定義和規劃用於環繞式閘極微縮及未來的電晶體發展藍圖:
● 減材釕(Ru):為了提高晶片內的效能和互連,英特爾晶圓代工展示了減材釕,這是一種新的關鍵替代金屬化材料,使用薄膜電阻和氣隙,在互連微縮方面取得重大進展。該團隊率先3 在研發測試工具中展示了一種實用、具備成本效益,且適用於大量生產的減材釕整合製程,其具備氣隙特性,不需要在孔洞周圍保留光刻氣隙排除區,也不需要選擇性蝕刻的自對準孔洞。採用具備氣隙特性的減法釕,可在間距小於或等於 25 奈米(nm)時,降低線間電容幅度高達 25%,凸顯出金屬化方案的減材釕在緊密間距中替代銅鑲嵌的優勢。此一解決方案將會出現在英特爾晶圓代工的未來節點中。
● 選擇性層遷移(Selective Layer Transfer,SLT):為了在先進封裝中實現超高速晶片對晶片的組裝,讓吞吐量提高 100 倍,英特爾晶圓代工首次展示了選擇性層遷移技術(SLT),此一異質整合解決方案讓超薄小晶片具有更高的彈性,相較於傳統的晶片對晶圓鍵合,晶粒尺寸可以更小、深寬比更高,進一步實現更高的功能密度,並為特定小晶片從一個晶圓到另一個晶圓的混合或熔接鍵合(Fusion bonding)提供更靈活且更具成本效益的解決方案,提高 AI 應用架構的效率和彈性。
● 矽RibbonFET CMOS:為了將環繞式閘極 RibbonFET 矽微縮推向極限,英特爾晶圓代工展示了閘極長度為 6 奈米的矽 RibbonFET CMOS(互補金屬氧化物半導體)電晶體,即便大幅微縮閘極長度和通道厚度,仍具有業界領先的短通道效應和效能。縮短閘極長度為摩爾定律的關鍵基石之一,這項技術進展為閘極長度微縮展開新頁。
● 用於微縮GAA 2D FET的閘極氧化物:為了進一步加速超越 CFET 的環繞式閘極創新,英特爾晶圓代工展示其在 GAA 2D NMOS 和 PMOS 電晶體製造的成果,閘極長度縮小至 30 奈米,並特別專注於閘極氧化物(Gox)模組的開發。這項研究呈現了業界對二維(2D)過渡金屬二硫族化物(TMD)半導體的研究,未來可能在先進電晶體製程中取代矽。
此外,英特爾晶圓代工繼續推進業界首個 300 毫米(mm)氮化鎵(GaN)技術的研究,這是一種用於功率供電和射頻(RF)電子產品的新興技術,與矽相比,可以提供更高的效能並承受更高的電壓和溫度。這是業界首款在 300 mm GaN-on-TRSOI(trap-rich silicon-on-insulator)基板上製造的高效能微縮增強型氮化鎵金屬氧化物半導體高電子遷移率電晶體(GaN MOSHEMT)。GaN-on-TRSOI 先進設計的基板可以透過減少訊號損耗,實現更好的訊號線性度,並透過背面基板處理實現先進整合方案,在射頻和功率電子產品應用中達成更高的效能。
更多於IEDM的發布:英特爾晶圓代工也在 IEDM 會議中闡述了對先進封裝和電晶體微縮的未來願景,以滿足包括AI在內的各種應用需求,並確立了三個技術創新的關鍵推動力,以幫助未來的 AI 更加節能。
● 先進的記憶體整合以消除容量、頻寬和延遲瓶頸。
● 用於互連頻寬最佳化的混合鍵合。
● 具有相應連接解決方案的模組化系統擴充。
英特爾晶圓代工也呼籲業界採取行動,開發關鍵的革命性創新,以實現兆級電晶體時代的微縮需求。英特爾晶圓代工開發的電晶體能夠在超低電壓運行(低於 300 毫伏特),有助於解決日益嚴重的散熱挑戰,並大幅改善能耗和散熱。
更多關於英特爾晶圓代工在今年 IEDM 發表的的技術論文,請造訪 https://www.ieee-iedm.org/。
The Small Print
1 Technical Paper: Subtractive Ruthenium Interconnects with Airgap (Authors: Ananya Dutta; Askhit Peer; Christopher Jezewski)
2 Technical paper: Selective Layer Transfer: Industry-First Heterogeneous Integration Technology (Authors: Adel Elsherbini; Tushar Talukdar; Thomas Sounart)
3 Technical Paper: Subtractive Ruthenium Interconnects with Airgap (Authors: Ananya Dutta; Askhit Peer; Christopher Jezewski)